| Nama | Edgrant Henderson Suryajaya | Kode Asisten |    |
|------|-----------------------------|--------------|----|
| NPM  | 2206025016                  | Jenis Tugas  | TP |

### Jawaban

1. Desainlah truth table dari rangkaian dengan input 4 digit yang dapat menjumlahkan nilai 3 atau  $(0011)_2$  terhadap inputnya.

| Input |   |   | Output |    |    |    |    |
|-------|---|---|--------|----|----|----|----|
| A     | В | С | D      | A' | B' | C' | D' |
| 0     | 0 | 0 | 0      | 0  | 0  | 1  | 1  |
| 0     | 0 | 0 | 1      | 0  | 1  | 0  | 0  |
| 0     | 0 | 1 | 0      | 0  | 1  | 0  | 1  |
| 0     | 0 | 1 | 1      | 0  | 1  | 1  | 0  |
| 0     | 1 | 0 | 0      | 0  | 1  | 1  | 1  |
| 0     | 1 | 0 | 1      | 1  | 0  | 0  | 0  |
| 0     | 1 | 1 | 0      | 1  | 0  | 0  | 1  |
| 0     | 1 | 1 | 1      | 1  | 0  | 1  | 0  |
| 1     | 0 | 0 | 0      | 1  | 0  | 1  | 1  |
| 1     | 0 | 0 | 1      | 1  | 1  | 0  | 0  |
| 1     | 0 | 1 | 0      | 1  | 1  | 0  | 1  |
| 1     | 0 | 1 | 1      | 1  | 1  | 1  | 0  |
| 1     | 1 | 0 | 0      | 1  | 1  | 1  | 1  |
| 1     | 1 | 0 | 1      | X  | X  | X  | X  |
| 1     | 1 | 1 | 0      | X  | X  | X  | X  |
| 1     | 1 | 1 | 1      | X  | X  | X  | X  |

# Digital Laboratory

2. Berdasarkan truth table tersebut, buatlah fungsi aljabar boolean yang telah disederhanakan menggunakan k-map, sertakan pula proses penyederhanaannya.



$$A' = A + BC + BD$$



B' = B'C + B'D + BC'D'

|    |    |    |    | (  |    |     |
|----|----|----|----|----|----|-----|
|    |    | CD |    |    | •  |     |
| C' |    | 00 | 01 | 11 | 10 |     |
|    | 00 | 1  | 0  | 1  | 0  |     |
| AB | 01 | 1  | 0  | 1  | 1  | ٦٥  |
|    | 11 | 1  | х  | х  | х  | م ا |
| 7  | 10 | 0  | 0  | 1  | 0  |     |
|    |    |    |    | ,  |    |     |

$$C' = BD' + CD + A'C'D'$$



D' = CD' + C'D'

3. Deskripsikanlah fungsi aljabar boolean tersebut ke dalam rangkaian menggunakan aplikasi Proteus 8.11 dan buktikan bahwa truth table dari rangkaian sudah sesuai dengan yang direncanakan



Truth table sudah sama dengan nomor 1 setelah diuji satu-satu inputnya

# Digital Laboratory

4. Jelaskan perbedaan tipe data std\_logic dan std\_logic\_vector serta berikan contoh kasus penggunaannya.

Think of this type as a single bit, the digital information carried by a single physical wire

std\_logic merupakan tipe data yang paling sering digunakan pada VHDL. Tipe data ini sangat bagus digunakan untuk merepresentasikan sinyal dalam kabel. Tipe data ini bisa dipikir sebagai sebuah bit, informasi digital yang dibawa sebuah kabel fisik. std logic vector merupakan bentuk array dari std logic.

std logic dapat memiliki nilai sebagai berikut

- '1' Logic 1
- '0' Logic 0
- 'Z' High impedance
- 'W' Weak signal, can't tell if 0 or 1
- 'L' Weak 0, pulldown
- 'H' Weak 1, pull up
- '-' Don't care
- 'U' Uninitialized
- 'X' Unknown, multiple drivers

Contoh kasus kegunaannya adalah saat menginginkan sebuah entity yang menerima inputan dari kabel dan juga mengeluarkan output. Pada kasus ini input dan output keduanya menggunakan std\_logic. std\_logic\_vector salah satu contoh kasus pemakaiannya adalah saat ingin menginput angka BCD yang 4 bit, input jadi menggunakan std logic vector yang ukurannya 4. Selain itu jika BCD bukan 0 maka akan output 1 dan jika 0 akan output 0, hal ini membuat output hanya 1 bit, jadi menggunakan std\_logic

#### Referensi:

- 1. "3. data types," 3. Data types FPGA designs with VHDL documentation, <a href="https://vhdlguide.readthedocs.io/en/latest/vhdl/datatype.html">https://vhdlguide.readthedocs.io/en/latest/vhdl/datatype.html</a> (accessed Sep. 4, 2023).
- 2. J. J. Jensen, "How to use the most common VHDL type: Std\_logic," VHDLwhiz, <a href="https://vhdlwhiz.com/std\_logic/">https://vhdlwhiz.com/std\_logic/</a> (accessed Sep. 4, 2023).
- 3. J. J. Jensen, "How to create a signal vector in VHDL: Std\_logic\_vector," VHDLwhiz, <a href="https://vhdlwhiz.com/std\_logic\_vector/">https://vhdlwhiz.com/std\_logic\_vector/</a> (accessed Sep. 4, 2023).

### Digital Laboratory

5. Jelaskan perbedaan tipe data signed dan unsigned serta berikan contoh kasus penggunaannya.

Dalam VHDL signed dan unsigned merupakan tipe data yang mirip dengan std logic vector, perbedaannya adalah std logic vector tidak bisa melakukan operasi aritmatika. Jika dicoba, std logic vector akan membuat compilation error: No feasible entries for infix operator "+".

Signed dan unsigned digunakan untuk melakukan aritmatika agar tidak terjadi error. Sebuah std logic vector 3 bit (seperti "101") hanya sebuah kumpulan bit yang tidak berarti, tetapi sebuah signed 3 bit memiliki arti numerik ("101" adalah 5).

Kasus pemakaiannya adalah saat ingin menjumlahkan 2 buah BCD, maka input harus berupa signed atau unsigned. Kodenya adalah.

```
entity SignedTest1 is
    port(
        in1, in2 : in unsigned(3 downto 0);
        out1 : out unsigned(3 downto 0)
    );
end SignedTest1;
```

#### Referensi:

- 1. J. J. Jensen, "How to use signed and unsigned in VHDL," VHDLwhiz, <a href="https://vhdlwhiz.com/signed-unsigned/">https://vhdlwhiz.com/signed-unsigned/</a> (accessed Sep. 4, 2023).
- 2. "Review of VHDL signed/Unsigned Data types technical articles," All About Circuits, <a href="https://www.allaboutcircuits.com/technical-articles/review-of-vhdl-signed-unsigned-data-types/">https://www.allaboutcircuits.com/technical-articles/review-of-vhdl-signed-unsigned-data-types/</a> (accessed Sep. 4, 2023).